الف- مشخصات مدار بدين شكل است:

$$t_{clk-q}$$
 = 50ps,  $t_{setup}$  = 25ps,  $t_{hold}$  = 25ps

اگر فرض کنیم هیچ انحراف کلاکی (clock skew) نداریم، در این صورت کمترین دوره تناوب ممکن برای کلاک مدار چیست؟

مسیر با بیشترین تاخیر را محاسبه می کنیم:

## FF to FF:

FF1 -> CL1 -> FF2: 50 + 500 + 25 = 575

FF2 -> CL2 -> FF1: 50 + 250 + 25 = 325

FF2 -> CL3 -> FF3: 50 + 300 + 25 = 375

FF3 -> CL2 -> FF1: 50 + 250 + 25 = 325

⇒ Minimum clock period = 575 ps

ب- در صورتی که دوره کلاک برابر با حداقلِ بدستآمده در قسمت الف باشد، آیا با hold time violation روبرو میشویم؟

اگر flip-flopها رو از راست به چپ، FF1 و FF3 و FF3 بنامیم، داریم:

 $\label{eq:min_total_def} \mbox{Min } t_{\mbox{\scriptsize pd}} \, + \, t_{\mbox{\scriptsize clk-to-q}} \, \geq t_{\mbox{\scriptsize nd} \, +} \, \mbox{Max } t_{\mbox{\scriptsize pd} \, (\mbox{\scriptsize clk})}$ 

FF1 to FF2:  $75 + 50 \ge 25 + 0$ 

FF2 to FF3:  $75 + 50 \ge 25 + 0$ 

FF3 to FF1:  $25 + 50 \ge 25 + 0$ 

FF2 to FF1:  $25 + 50 \ge 25 + 0$ 

در نتیجه هیچ hold violationای نداریم!

پ- حالا فرض می کنیم clk1 و clk2 نسبت به هم به مقدار ۶۰ پیکوثانیه انحراف دارند. حداکثر فرکانس کاری مدار رو در این صورت بدست می آوریم و در صورتی که فرکانس کلاک برابر مقدار بیشینه به دست آمده باشد، بدست می آوریم که آیا مدار دچار hold time violations می شود یا نه؟

$$t_{\text{nd}} + t_{\text{pd}} (clk) \le t_{clk-to-q} + t_{comp}$$

پس اگر FF2 -> CL2 -> FF1 را در نظر بگیریم، و کلاک ۱ و ۲ نسبت به هم به مقدار ۶۰ پیکوثانیه انحراف داشته باشند، (اولی منهای دومی برابر با ۶۰ پیکوثانیه)، hold time violations خواهیم داشت.

اما اگر دومی منهای اولی برابر با ۶۰ پیکوثانیه شود، داریم:

درست! FF2 -> CL2 -> FF1: 25 - 60 ≤ 50 + 25 درست!

درست! FF1 -> CL1 -> FF2: 25 + 60 ≤ 50 + 75 درست!

پس در این صورت hold time violations نخواهیم داشت.

حالا به بررسی max freqها میپردازیم:

در حالت اول ( $t_{clk1} - t_{clk2} = 60$ )، مسیر اول ماکسیمم مقدار را داشت و ماکسیمم مقدار ممکن ( $t_{clk1} - t_{clk2} = 60$ ) نیز به آن اضافه شده است پس همچنان ماکسیمم مقدار ممکن باقی می ماند:

 $50 + 500 + 25 + 60 \le t_{clk}$ 

 $50 + 250 + 25 + 60 \le t_{clk}$ 

Minimum clock period = 635

max freq = 1.57 GHz

در حالت اول ( $t_{clk2} - t_{clk1} = 60$ )، داریم:

 $50 + 500 + 25 - 60 \le t_{clk}$ 

 $50 + 250 + 25 + 60 \le t_{clk}$ 

 $50 + 250 + 25 - 0 \le t_{clk}$ 

 $50 + 300 + 25 + 60 \le t_{clk}$ 

Minimum clock period = 515

max freq = 1.94 GHz